51单片机IO口工作原理

发布 2019-07-04 01:41:17 阅读 8750

51单片机i/o口工作原理。

一、p0端口的结构及工作原理。

p0端口8位中的一位结构图见下图:

由上图可见,p0端口由锁存器、输入缓冲器、切换开关、一个与非门、一个与门及场效应管驱动电路构成。再看图的右边,标号为引脚的图标,也就是说引脚可以是p0.0到p0.

7的任何一位,即在p0口有8个与上图相同的电路组成。

下面,我们先就组成p0口的每个单元部份跟大家介绍一下:

先看输入缓冲器:在p0口中,有两个三态的缓冲器,在学数字电路时,我们已知道,三态门有三个状态,即在其的输出端可以是高电平、低电平,同时还有一种就是高阻状态(或称为禁止状态),大家看上图,上面一个是读锁存器的缓冲器,也就是说,要读取d锁存器输出端q的数据,那就得使读锁存器的这个缓冲器的三态控制端(上图中标号为‘读锁存器’端)有效。下面一个是读引脚的缓冲器,要读取引脚上的数据,也要使标号为‘读引脚’的这个三态缓冲器的控制端有效,引脚上的数据才会传输到我们单片机的内部数据总线上。

d锁存器:构成一个锁存器,通常要用一个时序电路,时序的单元电路在学数字电路时我们已知道,一个触发器可以保存一位的二进制数(即具有保持功能),在51单片机的32根i/o口线中都是用一个d触发器来构成锁存器的。大家看上图中的d锁存器,d端是数据输入端,cp是控制端(也就是时序控制信号输入端),q是输出端,q非是反向输出端。

对于d触发器来讲,当d输入端有一个输入信号,如果这时控制端cp没有信号(也就是时序脉冲没有到来),这时输入端d的数据是无法传输到输出端q及反向输出端q非的。如果时序控制端cp的时序脉冲一旦到了,这时d端输入的数据就会传输到q及q非端。数据传送过来后,当cp时序控制端的时序信号消失了,这时,输出端还会保持着上次输入端d的数据(即把上次的数据锁存起来了)。

如果下一个时序控制脉冲信号来了,这时d端的数据才再次传送到q端,从而改变q端的状态。

多路开关:在51单片机中,当内部的存储器够用(也就是不需要外扩展存储器时,这里讲的存储器包括数据存储器及程序存储器)时,p0口可以作为通用的输入输出端口(即i/o)使用,对于8031(内部没有rom)的单片机或者编写的程序超过了单片机内部的存储器容量,需要外扩存储器时,p0口就作为‘地址/数据’总线使用。那么这个多路选择开关就是用于选择是做为普通i/o口使用还是作为‘数据/地址’总线使用的选择开关了。

大家看上图,当多路开关与下面接通时,p0口是作为普通的i/o口使用的,当多路开关是与上面接通时,p0口是作为‘地址/数据’总线使用的。

输出驱动部份:从上图中我们已看出,p0口的输出是由两个mos管组成的推拉式结构,也就是说,这两个mos管一次只能导通一个,当v1导通时,v2就截止,当v2导通时,v1截止。

与门、与非门:这两个单元电路的逻辑原理我们在第四课数字及常用逻辑电路时已做过介绍,不明白的同学请回到第四节去看看。

前面我们已将p0口的各单元部件进行了一个详细的讲解,下面我们就来研究一下p0口做为i/o口及地址/数据总线使用时的具体工作过程。

1、作为i/o端口使用时的工作原理。

p0口作为i/o端口使用时,多路开关的控制信号为0(低电平),看上图中的线线部份,多路开关的控制信号同时与与门的一个输入端是相接的,我们知道与门的逻辑特点是“全1出1,有0出0”那么控制信号是0的话,这时与门输出的也是一个0(低电平),与让的输出是0,v1管就截止,在多路控制开关的控制信号是0(低电平)时,多路开关是与锁存器的q非端相接的(即p0口作为i/o口线使用)。

p0口用作i/o口线,其由数据总线向引脚输出(即输出状态output)的工作过程:当写锁存器信号cp 有效,数据总线的信号→锁存器的输入端d→锁存器的反向输出q非端→多路开关→v2管的栅极→v2的漏极到输出端前面我们已讲了,当多路开关的控制信号为低电平0时,与门输出为低电平,v1管是截止的,所以作为输出口时,p0是漏极开路输出,类似于oc门,当驱动上接电流负载时,需要外接上拉电阻。

下图就是由内部数据总线向p0口输出数据的流程图(红色箭头)。

p0口用作i/o口线,其由引脚向内部数据总线输入(即输入状态input)的工作过程:

数据输入时(读p0口)有两种情况。

1、读引脚。

读芯片引脚上的数据,读引脚数时,读引脚缓冲器打开(即三态缓冲器的控制端要有效),通过内部数据总线输入,请看下图(红色简头)。

2、读锁存器。

通过打开读锁存器三态缓冲器读取锁存器输出端q的状态,请看下图(红色箭头):

在输入状态下,从锁存器和从引脚上读来的信号一般是一致的,但也有例外。例如,当从内部总线输出低电平后,锁存器q=0,q非=1,场效应管t2开通,端口线呈低电平状态。此时无论端口线上外接的信号是低电乎还是高电平,从引脚读入单片机的信号都是低电平,因而不能正确地读入端口引脚上的信号。

又如,当从内部总线输出高电平后,锁存器q=1,q非=0,场效应管t2截止。如外接引脚信号为低电平,从引脚上读入的信号就与从锁存器读入的信号不同。为此,8031单片机在对端口p0一p3的输入操作上,有如下约定:

为此,8051单片机在对端口p0一p3的输入操作上,有如下约定:凡属于读-修改-写方式的指令,从锁存器读入信号,其它指令则从端口引脚线上读入信号。

读-修改-写指令的特点是,从端口输入(读)信号,在单片机内加以运算(修改)后,再输出(写)到该端口上。下面是几条读--修改-写指令的例子。

这样安排的原因在于读-修改-写指令需要得到端口原输出的状态,修改后再输出,读锁存器而不是读引脚,可以避免因外部电路的原因而使原端口的状态被读错。

p0端口是8031单片机的总线口,分时出现数据d7一d0、低8位地址a7一ao,以及三态,用来接口存储器、外部电路与外部设备。p0端口是使用最广泛的i/o端口。

个人总结:p0口作输出时是开漏od输出,故需要外接上拉电阻;

同一个端口可以分时做输入和输出用。

2、作为地址/数据复用口使用时的工作原理。

在访问外部存储器时p0口作为地址/数据复用口使用。

这时多路开关‘控制’信号为‘1’,‘与门’解锁,‘与门’输出信号电平由“地址/数据”线信号决定;多路开关与反相器的输出端相连,地址信号经“地址/数据”线→反相器→v2场效应管栅极→v2漏极输出。

例如:控制信号为1,地址信号为“0”时,与门输出低电平,v1管截止;反相器输出高电平,v2管导通,输出引脚的地址信号为低电平。请看下图(兰色字体为电平):

反之,控制信号为“1”、地址信号为“1”,“与门”输出为高电平,v1管导通;反相器输出低电平,v2管截止,输出引脚的地址信号为高电平。请看下图(兰色字体为电平):

可见,在输出“地址/数据”信息时,v1、v2管是交替导通的,负载能力很强,可以直接与外设存储器相连,无须增加总线驱动器。

p0口又作为数据总线使用。在访问外部程序存储器时,p0口输出低8位地址信息后,将变为数据总线,以便读指令码(输入)。

在取指令期间,“控制”信号为“0”,v1管截止,多路开关也跟着转向锁存器反相输出端q非;cpu自动将0ffh(11111111,即向d锁存器写入一个高电平‘1’)写入p0口锁存器,使v2管截止,在读引脚信号控制下,通过读引脚三态门电路将指令码读到内部总线。请看下图。

如果该指令是输出数据,如movx @dptr,a(将累加器的内容通过p0口数据总线传送到外部ram中),则多路开关“控制”信号为‘1’,“与门”解锁,与输出地址信号的工作流程类似,数据据由“地址/数据”线→反相器→v2场效应管栅极→v2漏极输出。

如果该指令是输入数据(读外部数据存储器或程序存储器),如movx a,@dptr(将外部ram某一存储单元内容通过p0口数据总线输入到累加器a中),则输入的数据仍通过读引脚三态缓冲器到内部总线,其过程类似于上图中的读取指令码流程图。

通过以上的分析可以看出,当p0作为地址/数据总线使用时,在读指令码或输入数据前,cpu自动向p0口锁存器写入0ffh,破坏了p0口原来的状态。因此,不能再作为通用的i/o端口。大家以后在系统设计时务必注意,即程序中不能再含有以p0口作为操作数(包含源操作数和目的操作数)的指令。

二、p1端口的结构及工作原理。

p1口的结构最简单,用途也单一,仅作为数据输入/输出端口使用。输出的信息有锁存,输入有读引脚和读锁存器之分。p1端口的一位结构见下图。

由图可见,p1端口与p0端口的主要差别在于,p1端口用内部上拉电阻r代替了p0端口的场效应管t1,并且输出的信息仅来自内部总线。由内部总线输出的数据经锁存器反相和场效应管反相后,锁存在端口线上,所以,p1端口是具有输出锁存的静态口。

由上图可见,要正确地从引脚上读入外部信息,必须先使场效应管关断,以便由外部输入的信息确定引脚的状态。为此,在作引脚读入前,必须先对该端口写入l。具有这种操作特点的输入/输出端口,称为准双向i/o口。

8051单片机的p1、p2、p3都是准双向口。p0端口由于输出有三态功能,输入前,端口线已处于高阻态,无需先写入l后再作读操作。

p1口的结构相对简单,前面我们已详细的分析了p0口,只要大家认真的分析了p0口的工作原理,p1**想大家都有能力去分析,这里我就不多论述了。

单片机复位后,各个端口已自动地被写入了1,此时,可直接作输入操作。如果在应用端口的过程中,已向p1一p3端口线输出过0,则再要输入时,必须先写1后再读引脚,才能得到正确的信息。此外,随输入指令的不同,h端口也有读锁存器与读引脚之分。

三、p2端口的结构及工作原理:

p2端口的一位结构见下图:

由图可见,p2端口在片内既有上拉电阻,又有切换开关mux,所以p2端口在功能上兼有p0端口和p1端口的特点。这主要表现在输出功能上,当切换开关向下接通时,从内部总线输出的一位数据经反相器和场效应管反相后,输出在端口引脚线上;当多路开关向上时,输出的一位地址信号也经反相器和场效应管反相后,输出在端口引脚线上。

对于8031单片机必须外接程序存储器才能构成应用电路(或者我们的应用电路扩展了外部存储器),而p2端口就是用来周期性地输出从外存中取指令的地址(高8位地址),因此,p2端口的多路开关总是在进行切换,分时地输出从内部总线来的数据和从地址信号线上来的地址。因此p2端口是动态的i/o端口。输出数据虽被锁存,但不是稳定地出现在端口线上。

其实,这里输出的数据往往也是一种地址,只不过是外部ram的高8位地址。

在输入功能方面,p2端口与p0和h端口相同,有读引脚和读锁存器之分,并且p2端口也是准双向口。

可见,p2端口的主要特点包括:

不能输出静态的数据;

自身输出外部程序存储器的高8位地址;

执行movx指令时,还输出外部ram的高位地址,故称p2端口为动态地址端口。

C51单片机实验总结报告

hefei university 单片机实验报告。系别电子信息与电气工程系 专业。班级。学号。姓名。指导老师。完成时间。一 预习要求 1 构建单片机最小系统,熟悉51单片机的结构及编程方法。2 按照程序流程图编写出程序。二 实验目的。1 熟悉星单片机最小系统的组成和工作原理,熟悉keil c51集成...

51单片机汇编语言及C语言经典实例

如图1 所示为一简单单片机系统原理图 在 p1.0 端口上接一个发光二极管 l1,使 l1 在不停地一亮一灭,一亮一灭的时间间隔为 0.2 秒。延时程序的设计方法,作为单片机的指令的执行的时间是很短,数量大微秒级,因此,我们要求的闪烁时间间隔为 0.2 秒,相对于微秒来说,相差太大,所以我们在执行某...

第九课51单片机CPU结构分析

第九课 51单片机cpu结构分析。在第五节课时我们已知道了单片机内部有一个8位的cpu,同时知道了cpu内部包含了运算器,控制器及若干寄存器。在这节课,我们就与大家一起来讨论一下51单片机cpu的内部结构及工作原理。从上图中我们可以看到,在虚线框内的就是cpu的内部结构了,8位的mcs 51单片机的...